隱冠半導(dǎo)體壓電部門(mén)專注于精密定位執(zhí)行器的研發(fā)、生產(chǎn)制造、銷售;是國(guó)內(nèi)壓電領(lǐng)域極少數(shù)擁有從壓電陶瓷材料到壓電陶瓷電機(jī)再到納米精度壓電運(yùn)動(dòng)臺(tái)全產(chǎn)品鏈研發(fā)與批量生產(chǎn)能力的高科技企業(yè),公司具有豐富的產(chǎn)業(yè)化經(jīng)驗(yàn)。
隱冠打造精密運(yùn)動(dòng)臺(tái)、特種電機(jī)、壓電產(chǎn)品和關(guān)鍵零部件四大產(chǎn)品線,配備先進(jìn)的精密運(yùn)動(dòng)控制測(cè)試平臺(tái)和一批專用工具,具備良好的生產(chǎn)測(cè)試條件。
隱冠半導(dǎo)體成立于2019年,是一家專注半導(dǎo)體制造、量檢測(cè)和先進(jìn)封裝裝備精密運(yùn)動(dòng)平臺(tái)及核心部件研發(fā)與生產(chǎn)的高科技創(chuàng)新型企業(yè)。
(圖片來(lái)源自網(wǎng)絡(luò))
套刻誤差的定義是兩層圖形結(jié)構(gòu)中心之間的平面距離。隨著集成電路的層數(shù)不斷增多,多重圖形和多重曝光的光刻工藝被廣泛應(yīng)用,不同步驟形成的電路圖形之間的套刻精度愈發(fā)重要。套刻誤差過(guò)大形成的錯(cuò)位,會(huì)導(dǎo)致整個(gè)電路失效報(bào)廢。套刻誤差測(cè)量設(shè)備,用于確保不同層級(jí)電路圖形,和同一層電路圖形的正確對(duì)齊和放置。套刻誤差測(cè)量通常在每道光刻步驟后進(jìn)行。
套刻誤差測(cè)量有光學(xué)顯微成像(IBO)、光學(xué)衍射成像(DBO)、掃描電子顯微鏡(SEM-OL)三種方法。光學(xué)顯微成像設(shè)備比較常用,通過(guò)光學(xué)顯微系統(tǒng)獲得兩層套刻目標(biāo)圖形的數(shù)字化圖形,然后通過(guò)軟件算法定位每一層圖形的邊界位置,進(jìn)一步計(jì)算出中心位置,從而獲得套刻誤差;光學(xué)衍射設(shè)備將一束單色平行光,照射到不同層套刻目標(biāo)的光柵上,通過(guò)測(cè)量衍射射束強(qiáng)度的不確定性來(lái)確定誤差。掃描電子顯微鏡的主要用于刻蝕后的最終套刻誤差測(cè)量,對(duì)應(yīng)的目標(biāo)圖形尺寸更小,但測(cè)量速度較慢。
國(guó)際半導(dǎo)體技術(shù)路線圖(international technology roadmap for semiconductor,ITRS)對(duì)每一個(gè)技術(shù)節(jié)點(diǎn)的光刻工藝都提出了套刻誤差的要求,如表1所示。從表中可以看出,隨著技術(shù)節(jié)點(diǎn)的推進(jìn),關(guān)鍵光刻層允許的對(duì)準(zhǔn)偏差(即套刻誤差)是以大約80%的比例縮小。例如,20nm節(jié)點(diǎn)中關(guān)鍵層的套刻誤差要求(mean+3σ)是8.0nm。
表1 每一個(gè)技術(shù)節(jié)點(diǎn)允許的套刻誤差 (圖片來(lái)源自網(wǎng)絡(luò))
隱冠半導(dǎo)體基于其強(qiáng)大的研發(fā)能力,可提供靜態(tài)抖動(dòng)2nm,最大加速度20m/s²的高端運(yùn)動(dòng)平臺(tái)。為進(jìn)一步提高運(yùn)動(dòng)平臺(tái)的性能,確保其卓越的運(yùn)動(dòng)整定表現(xiàn),我們可以提供配套的高性能主動(dòng)減振解決方案。此外,我們還可以提供定制化的、靜態(tài)抖動(dòng)達(dá)2nm的壓電垂向運(yùn)動(dòng)系統(tǒng)。隱冠半導(dǎo)體擁有覆蓋全國(guó)主要城市的售后團(tuán)隊(duì),為您提供全方位的技術(shù)支持。